Cadence Neo NPU IP évolue de 8 GOPS à 80 TOPS

Cadence Neo NPU IP évolue de 8 GOPS à 80 TOPS

Cadence Neo NPU (Neural Processing Unit) IP offre de 8 GOPS à 80 TOPS en configuration monocœur et peut être étendu à une configuration multicœur pour des centaines de TOPS.

La société affirme que les NPU Neo offrent des performances d’IA et une efficacité énergétique élevées pour un PPA (puissance, performance, surface) et des points de coût optimaux pour les SoC d’IA de nouvelle génération pour les capteurs intelligents, l’IoT, l’audio/vision, les appareils auditifs/portables, la vision/voix mobile. IA, AR/VR et ADAS.

Cadence Neo NPU

Certains points forts de la nouvelle IP Neo NPU incluent :

  • Évolutivité – La solution monocœur est évolutive de 8 GOPS à 80 TOPS, avec une extension supplémentaire à des centaines de TOPS avec multicœur
  • Prend en charge 256 à 32 000 MAC par cycle pour permettre aux architectes SoC de respecter les compromis en matière de puissance, de performances et de surface (PPA).
  • Fonctionne avec les DSP, les microcontrôleurs à usage général et les processeurs d’application
  • Prise en charge des types de données Int4, Int8, Int16 et FP16 pour les réseaux CNN, RNN et basés sur des transformateurs.
  • Des performances jusqu’à 20 fois supérieures à celles de la Cadence AI IP de première génération, avec 2 à 5 fois plus d’inférences par seconde par zone (IPS/mm2) et 5 à 10 fois plus d’inférences par seconde par watt (IPS/W)
  • Fréquence d’horloge typique de 1,25 GHz avec un processus de 7 nm

Cadence fournit un kit de développement logiciel (SDK) NeuroWeave qui fonctionne avec les produits d’IA et Tensilica IP de l’entreprise et permet le développement d’IA sans code. Le SDK prendrait en charge divers frameworks d’apprentissage automatique (ML) tels que TensorFlow, ONNX, PyTorch, Caffe2, TensorFlow Lite, MXNet, JAX, ainsi que le compilateur de réseau neuronal Android, les délégués TF Lite pour l’exécution en temps réel et TensorFlow. Lite Micro pour les appareils de classe microcontrôleur.

L’IP Neo NPU et le SDK NeuroWeave devraient être disponibles en décembre 2023, ce qui signifie que les premiers SoC dotés d’un Neo NPU seraient probablement lancés au cours du second semestre 2024. Des informations supplémentaires peuvent être trouvées sur la page produit et dans le communiqué de presse.

Merci à TLS pour le conseil.

ROCK Pi 4C Plus

Retrouvez l’histoire de Raspberry Pi dans cette vidéo :

YouTube video